PEMODELAN & SIMULASI TEGANGAN DAN ARUS TRANSIEN PADA PENSAKLARAN KAPASITOR BANK

YANURIANTI, ROMADANI EKA (2017) PEMODELAN & SIMULASI TEGANGAN DAN ARUS TRANSIEN PADA PENSAKLARAN KAPASITOR BANK. Undergraduate thesis, Fakultas Teknologi Industri UNISSULA.

[img]
Preview
Text
COVER.pdf

Download (922kB) | Preview
[img]
Preview
Text
ABSTRAK.pdf

Download (288kB) | Preview
[img]
Preview
Text
DAFTAR ISI.pdf

Download (316kB) | Preview
[img]
Preview
Text
DAFTAR PUSTAKA.pdf

Download (322kB) | Preview
[img]
Preview
Text
PUBLIKASI.pdf

Download (284kB) | Preview
[img]
Preview
Text
BAB I.pdf

Download (311kB) | Preview
[img] Text
BAB II.pdf
Restricted to Registered users only

Download (860kB)
[img] Text
BAB V.pdf
Restricted to Registered users only

Download (183kB)
[img] Text
BAB III.pdf
Restricted to Registered users only

Download (1MB)
[img] Text
BAB IV.pdf
Restricted to Registered users only

Download (2MB)

Abstract

Pada umumnya beban di industri semakin meningkat karena dipengaruhi oleh permintaan produksi yang tinggi. Dengan meningkatnya beban – beban di industry yang kebanyakan merupakan beban yang bersifat induktif sehingga dapat mengakibatkan turunnya faktor daya. Oleh karena itu perlu dilakukan koreksi faktor daya dengan menggunakan kapasitor bank. Tetapi dalam penggunaan kapasitor bank muncul permasalahan baru yang ditimbulkan saat dilakukan pensaklaran yaitu adanya tegangan dan arus transien. Penelitian ini akan melakukan pemodelan dan simulasi tegangan lebih dan arus transien akibat pensaklaran kapasitor bank dengan menggunakan MATLAB Simulink 8.3. Diawali dengan membuat pemodelan awal sistem kelistrikan pada PT. Toha Putra Jrakah Semarang dengan bantuan MATLAB Simulink 8.3 kemudian dilanjutkan dengan penambahan sistem kapasitor bank. Simulasi yang dilakukan dibagi dalam 3 keadaan yaitu keadaan normal, minimum dan maksimum yang dipengaruhi oleh perubahan nilai beban. Setelah disimulasikan hasil yang diperoleh berupa gelombang keluaran tegangan lebih transien dan arus transien 3 fasa dan masing – masing fasa RST. Dalam keadaan normal didapatkan nilai tegangan puncak transien pada fasa R 317,45 V, S 310,46 V dan T 457,35 V. Sedangkan pada keadaan maksimum R 312,78 V, S 371,14 V dan T 459,04 V. Sedangkan nilai arus inrush pada keadaan normal yaitu fasa R 407,77 A, S 601,40 A dan T 413,10 A. Keadaan maksimum R 335,25 A, S 620,22 A dan T 431,71 A. Dari hasil simulasi didapatkan kesimpulan bahwa saat dilakukan pensaklaran pada kapasitor bank akan menimbulkan tegang lebih transien dan menyebabkan munculnya lonjakan arus inrush yang tinggi. Kata kunci : Kapasitor Bank, Pensaklaran, Transien, MATLAB Simulink 8.3

Item Type: Thesis (Undergraduate)
Subjects: T Technology > TJ Mechanical engineering and machinery
Divisions: Fakultas Teknologi Industri
Fakultas Teknologi Industri > Teknik Elektro
Depositing User: Pustakawan Reviewer UNISSULA
Date Deposited: 14 Feb 2018 09:46
Last Modified: 14 Feb 2018 09:46
URI: http://repository.unissula.ac.id/id/eprint/10393

Actions (login required)

View Item View Item